名词 |
解释 |
EDA |
电子设计自动化(Electronic design automation:EDA),是用软件代替大部分的人力进行电子设计。 它是一系列软件的统称,并不是某一个具体的软件。 |
Cadence |
Cadence软件公司是一个专门从事电子设计自动化(EDA)的软件公司,是一个软件公司,他旗下有很多进行电子电路设计和集成电路设计的软件。 Cadance软件既能设计pcb也能画版图。 Cadence SPB OrCAD Allegro是做电子电路设计画PCB的软件,而做芯片设计用的是Cadance virtuoso。 |
synopsys |
(Nasdaq: SNPS)是为全球集成电路设计提供电子设计自动化(EDA)软件工具的主导企业。 Synopsys最全面,它的优势在于数字前端、数字后端和PT signoff。模拟前端的XA,数字前端的VCS,后端的sign-off tool,还有口碑极好的PT、DC和ICC功能都很强大。 |
Mentor |
Mentor Graphic也是在后端布局布线这块比较强,在PCB上也很有优势,它的优势是Calibre signoff和DFT,但Mentor Graphic在集成度上难以与前两家抗衡。 |
virtuoso |
virtuoso的使用(模拟IC设计)流程设计出电路图schematic—〉进行仿真用ADE前仿真—〉画出版图layout—〉使用calibre做DRC和LVS–〉寄生参数提取,后仿真 |
ADE |
ADE是analog design environment的缩写,是virtuoso的一个对电路schematic的仿真工具,用于前仿真阶段,后仿真好像也用得到,在virtuoso514版本里是analog environment,而在617版本里它就变成了ADE缩写。 |
calibre |
calibre是能进行DRC,LVS和寄生参数提取的软件,这个针对的是版图layout。 |
DRC |
DRC是用你绘制的版图和工艺规则做对比,工艺规则一般由代工厂提供,用来检查版图绘制是否符合标准的。 |
LVS |
LVS—layout vs schematic,即版图和电路图进行比对,看看版图绘制是否和电路图的连接关系一致,这个是使用版图的网表和电路图的网表做对比的,但是也是需要lvs规则的。 寄生参数提取也是用calibre的,提取结束之后再到ADE进行后仿真 |
Vivado |
一款主流FPGA的IDE,可以实现FPGA的一整套流程,编程、仿真、分析、验证等等 |
MATLAB |
MATLAB是美国MathWorks公司出品的商业数学软件,用于数据分析、无线通信、深度学习、图像处理与计算机视觉、信号处理、量化金融与风险管理、机器人,控制系统等领域。 |

EDA常用名词解释(持续更新)